

## PRESENTADO POR:

## **BRANDON DAVID ORTEGA**

## PRESENTADO A:

**CARLOS HERNAN TOBAR ARTEAGA** 

UNIVERSIDAD DEL CAUCA
FACULTAD DE INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES
DEPARTAMENTO DE TELECOMUNICACIONES
POPAYÁN-2023

#### PROYECTO 1:

#### And

Código VHDL para la compuerta AND:

- La entidad andgate define la interfaz de la compuerta AND, con dos entradas (a y b) y una salida (y).
- La arquitectura Behavioral describe el comportamiento de la compuerta AND. En este caso, la salida y es el resultado de la operación AND (a and b) de las entradas a y b.

### Código VHDL para el test bench:

- La entidad andgate\_tb define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.
- La arquitectura behavior describe el comportamiento del test bench.
- El componente andgate se declara como un componente que se utilizará en el test bench.
- Se crea una instancia de la compuerta AND (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta AND.
- El proceso stim\_proc genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta AND.

### Código en vhdl:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity and_gate_tb is
end and_gate_tb;
architecture behavior of and_gate_tb is
    signal a, b : std_logic := '0';
   signal y : std_logic;
    component and gate is
        Port ( a : in STD_LOGIC;
               b : in STD_LOGIC;
               y : out STD_LOGIC);
   end component;
begin
    uut: and_gate port map (
        a => a,
        b \Rightarrow b,
        y => y
    );
    stim_proc: process
   begin
        -- hold reset state for 100 ns.
        wait for 100 ns;
        a <= '0'; b <= '0'; -- test 0 AND 0
        wait for 100 ns;
        a <= '1'; b <= '0'; -- test 1 AND 0
        wait for 100 ns;
        a <= '0'; b <= '1'; -- test 0 AND 1
        wait for 100 ns;
        a <= '1'; b <= '1'; -- test 1 AND 1
        wait for 100 ns;
        wait;
   end process;
end behavior;
```

### And16

## Código VHDL para la compuerta AND de 16 bits:

• La entidad and 16\_gate define la interfaz de la compuerta AND de 16 bits, con dos entradas (a y b) y una salida (y), todas de 16 bits.

• La arquitectura Behavioral describe el comportamiento de la compuerta AND de 16 bits. En este caso, la salida y es el resultado de la operación AND (a and b) de las entradas a y b.

# Código VHDL para el test bench:

- La entidad and 16\_gate\_tb define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.
- La arquitectura behavior describe el comportamiento del test bench.
- El componente and 16\_gate se declara como un componente que se utilizará en el test bench.
- Se crea una instancia de la compuerta AND de 16 bits (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta AND de 16 bits.
- El proceso stim\_proc genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta AND de 16 bits.

### Código en vhdl:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity and16_gate_tb is
end and16_gate_tb;
architecture behavior of and16_gate_tb is
    signal a, b : std_logic_vector (15 downto 0) := (others => '0');
    signal y : std_logic_vector (15 downto 0);
    component and16_gate is
        Port ( a : in STD_LOGIC_VECTOR (15 downto 0);
               b : in STD_LOGIC_VECTOR (15 downto 0);
               y : out STD_LOGIC_VECTOR (15 downto 0));
    end component;
begin
    uut: and16_gate port map (
        a => a,
        b => b,
       y => y
    );
    stim_proc: process
    begin
        -- hold reset state for 100 ns.
        wait for 100 ns;
        a <= "0000000000000000"; b <= "000000000000000"; -- test 0 AND 0
        wait for 100 ns;
        a <= "111111111111111"; b <= "000000000000000"; -- test 1 AND 0
        wait for 100 ns;
        a <= "00000000000000000"; b <= "111111111111111"; -- test 0 AND 1
        wait for 100 ns;
        a <= "111111111111111"; b <= "1111111111111"; -- test 1 AND 1
        wait for 100 ns;
        wait;
    end process;
end behavior;
```

#### Nand

• Código VHDL para la compuerta NAND:

La entidad nand\_gate define la interfaz de la compuerta NAND. Tiene dos entradas (a y b) y una salida (y).

La arquitectura Behavioral describe el comportamiento de la compuerta NAND. En este caso, la salida y es el resultado de la operación NAND (not (a and b)) de las entradas a y b.

• Código VHDL para el test bench:

La entidad nand\_gate\_tb define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.

La arquitectura behavior describe el comportamiento del test bench.

El componente nand\_gate se declara como un componente que se utilizará en el test bench.

Se crea una instancia de la compuerta NAND (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta NAND.

El proceso stim\_proc genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta NAND.

## Código en vhdl:

#### Testbench:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity nand_gate_tb is
end nand_gate_tb;
architecture behavior of nand_gate_tb is
    signal a, b : std_logic := '0';
    signal y : std_logic;
    component nand_gate is
        Port ( a : in STD_LOGIC;
               b : in STD_LOGIC;
               y : out STD_LOGIC);
    end component;
begin
    uut: nand_gate port map (
        a => a,
        b => b,
        y => y
    );
    stim_proc: process
    begin
        -- hold reset state for 100 ns.
       wait for 100 ns;
        a <= '0'; b <= '0'; -- test 0 NAND 0
        wait for 100 ns;
        a <= '1'; b <= '0'; -- test 1 NAND 0
        wait for 100 ns;
        a <= '0'; b <= '1'; -- test 0 NAND 1
        wait for 100 ns;
        a <= '1'; b <= '1'; -- test 1 NAND 1
        wait for 100 ns;
        wait;
    end process;
end behavior;
```

### Or

• Código VHDL para la compuerta OR de 16 bits:

La entidad or16\_gate define la interfaz de la compuerta OR de 16 bits. Tiene dos entradas (a y b) y una salida (y), todas de 16 bits.

La arquitectura Behavioral describe el comportamiento de la compuerta OR de 16 bits. En este caso, la salida y es el resultado de la operación OR (a or b) de las entradas a y b.

# Código VHDL para el test bench:

La entidad or16\_gate\_tb define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.

La arquitectura behavior describe el comportamiento del test bench.

El componente or 16\_gate se declara como un componente que se utilizará en el test bench.

Se crea una instancia de la compuerta OR de 16 bits (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta OR de 16 bits.

El proceso stim\_proc genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta OR de 16 bits.

## Código vhdl:

```
library IEEE;

use IEEE.STD_LOGIC_1164.ALL;

entity OrGate is

Port (in1 : in STD_LOGIC;

in2 : in STD_LOGIC;

salida : out STD_LOGIC);

end entity;

architecture behavioral of OrGate is

begin

salida <= in1 or in2;

end architecture;
```

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity OrGate_tb is
end entity;
architecture behavior of OrGate_tb is
    -- Component declaration
    component OrGate is
        Port (
            in1 : in STD_LOGIC;
            in2 : in STD_LOGIC;
            salida : out STD_LOGIC
        );
   end component;
    -- Signals declaration
    signal in1_tb, in2_tb, salida_tb : STD_LOGIC;
begin
    uut: OrGate port map (in1_tb, in2_tb, salida_tb);
    stim_proc: process
   begin
        in1_tb <= '0';
        in2_tb <= '0';
        wait for 10 ns;
        in1_tb <= '0';
        in2_tb <= '1';
        wait for 10 ns;
        in1_tb <= '1';
        in2_tb <= '0';
        wait for 10 ns;
        in1_tb <= '1';
        in2_tb <= '1';
        wait for 10 ns;
        wait;
    end process;
end behavior;
```

### Not

Código vhdl para la compuerta Not:

• La entidad define variables de entrada y salida. La entrada sería un bit normal y la salida sería la entrada negada.

• La arquitectura describe el comportamiento de la compuerta Nor, En este caso simplemente se niega la variable de entrada y se la asigna a la variable de salida.

# Código vhdl:

```
library IEEE;
use IEEE.std_logic_1164.all;
entity NotGate_test is
end entity;
architecture arch_test of NotGate_test is
        component NotGate
               port(
                                                std_logic;
                                                std_logic
                );
        end component;
        signal x_test, f_test : std_logic := '0';
       dut1
               : NotGate
               port map (
                       x => x_test,
                       f => f_test
                );
       Stimulus
                        : process
       begin
          report "Start of the test of NotGate"
                severity note;
               x_test <= '0';
                wait for 1 ns;
                assert f_test = '1'
                 report "Falla para x = 0"
                 severity failure;
               x_test <= '1';
                wait for 10 ns;
                assert f_test = '0'
                  report "Falla para x = 1"
                 severity failure;
               report "Test successful"
                severity note;
                wait;
        end process;
end architecture;
```

### Not16

• Codigo en vhdl de una variable de entrada negada de 16 bits.

Este código define una entidad llamada Not16 que tiene dos puertos: x y f. El puerto x es una entrada de 16 bits, y el puerto f es una salida de 16 bits. La arquitectura arch describe la

implementación de la compuerta NOT de 16 bits. En esta implementación, cada bit de la salida f es el resultado de aplicar la operación NOT al bit correspondiente de la entrada x. Por ejemplo, el primer bit de la salida f(f(0)) es igual a la negación del primer bit de la entrada x (x(0)). De manera similar, el segundo bit de la salida (f(1)) es igual a la negación del segundo bit de la entrada (x(1)), y así sucesivamente hasta el último bit.

## Código vhdl:

```
library IEEE;
use IEEE.std_logic_1164.all;
-- Entity (Interface)
entity Not16 is
          port(
                                        in
                                                   std_logic_vector(15 downto 0);
                    х
                                                   std_logic_vector(15 downto 0));
                                        out
end entity;
-- Architecture (Implementation)
architecture arch of Not16 is
begin
          f(0) \leftarrow \text{not } x(0);
          f(1) \leftarrow not x(1);
          f(2) \leftarrow not x(2);
          f(3) \leftarrow not x(3);
          f(4) \leftarrow not x(4);
          f(5) \leftarrow not x(5);
          f(6) \leftarrow not x(6);
          f(7) \leftarrow \text{not } x(7);
          f(8) \leftarrow not x(8);
          f(9) \leftarrow not x(9);
          f(10) \leftarrow not x(10);
          f(11) \leftarrow not x(11);
          f(12) \leftarrow not x(12);
          f(13) \leftarrow not x(13);
          f(14) \leftarrow not x(14);
          f(15) \leftarrow not x(15);
end architecture;
```

```
component Not16
       port(
                                   std_logic_vector(15 downto 0);
              x
              f
                                   std_logic_vector(15 downto 0)
       );
end component;
-- Signal declaration
signal f_test : std_logic_vector(15 downto 0);
begin
-- DUT instantiation
dut1 : Not16
       port map (
              x => x_test,
              f => f_test
-- Stimulus generation
Stimulus
             : process
begin
 report "Start of the test of NotGate"
       severity note;
       x_test <= "00000000000000000";</pre>
       wait for 1 ns;
       assert f_test = "111111111111111"
        severity failure;
       x_test <= "1111111111111111";
       assert f_test = "00000000000000000"
        report "Failure para x = [11111111111111]"
        severity failure;
       x_test <= "01001100000000011";
       wait for 1 ms;
       assert f_test = "10110011111111100"
        report "Failure para x = [01001100000000011]"
        severity failure;
       x_test <= "1111100001011110";
       assert f_test = "0000011110100001"
        report "Failure para x = [1111100001011110]"
        severity failure;
       report "Test successful"
       severity note;
       wait;
```

#### Mux16

- Código del Mux16: Este código define un multiplexor de 16 bits que selecciona una de dos señales de entrada (in0 e in1) para enviarla a la salida (o), dependiendo de una señal de control (sel). Si sel es '0', la salida será igual a in0. Si sel es '1', la salida será igual a in1.
- Código del Test Bench: Este código se utiliza para probar el funcionamiento del Mux16. Se definen cuatro señales (in0, in1, o y sel) que se conectan al Mux16 (uut: entity work.Mux16 port map). Luego, en el proceso stimulus, se cambian los valores de las señales de entrada y se observa cómo cambia la salida. En el primer caso de prueba, sel es '0', por lo que la salida debería ser igual a in0. En el segundo caso de prueba, sel es '1', por lo que la salida debería ser igual a in1.

### Código vhdl:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity Mux16 tb is
end Mux16 tb;
architecture Behavioral of Mux16_tb is
   signal sel : STD_LOGIC := '0';
    signal inθ, in1, o : STD_LOGIC_VECTOR (15 downto θ);
   uut: entity work.Mux16
       port map (sel => sel, in0 => in0, in1 => in1, o => o);
   stimulus : process
   begin
       -- Test case 1
       in0 <= "000000000000000000";
       in1 <= "11111111111111111";
       sel <= '0';
       wait for 10 ns;
       sel <= '1';
       wait for 10 ms;
end Behavioral;
```

#### **Dmux**

• Código VHDL para el DMUX:

La entidad dmux define la interfaz del DMUX. Tiene dos entradas (d y s) y dos salidas (y0 y y1).

La arquitectura Behavioral describe el comportamiento del DMUX. En este caso, las salidas y0 y y1 son el resultado de las operaciones AND y NOT con las entradas d y s.

• Código VHDL para el test bench:

La entidad dmux\_tb define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.

La arquitectura behavior describe el comportamiento del test bench.

El componente dmux se declara como un componente que se utilizará en el test bench.

Se crea una instancia del DMUX (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas del DMUX.

El proceso stim\_proc genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas d y s y las aplica al DMUX.

## Código vhdl:

```
library IEEE;
 use IEEE.STD_LOGIC_1164.ALL;
entity dmux_tb is
end dmux_tb;
architecture behavior of dmux_tb is
    signal d, s : std_logic := '0';
     signal y0, y1 : std_logic;
     component dmux is
         Port ( d : in STD_LOGIC;
               s : in STD_LOGIC;
               y0 : out STD_LOGIC;
               y1 : out STD_LOGIC);
     end component;
 begin
     uut: dmux port map (
        d => d,
        y0 => y0,
        y1 => y1
    );
    stim_proc: process
     begin
        wait for 100 ns;
        d <= '0'; s <= '0'; -- test 0 DMUX 0
        wait for 100 ns;
        d <= '1'; s <= '0'; -- test 1 DMUX 0
        wait for 100 ns;
        d <= '0'; s <= '1'; -- test 0 DMUX 1
        wait for 100 ns;
        d <= '1'; s <= '1'; -- test 1 DMUX 1
        wait for 100 ns;
         wait;
     end process;
end behavior;
```

Código VHDL para la compuerta XOR:

La entidad xor\_gate define la interfaz de la compuerta XOR. Tiene dos entradas (a y b) y una salida (y).

La arquitectura Behavioral describe el comportamiento de la compuerta XOR. En este caso, la salida y es el resultado de la operación XOR (xor) de las entradas a y b.

• Código VHDL para el test bench:

La entidad xor\_gate\_tb define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.

La arquitectura behavior describe el comportamiento del test bench.

El componente xor\_gate se declara como un componente que se utilizará en el test bench.

Se crea una instancia de la compuerta XOR (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta XOR.

El proceso stim\_proc genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b, y las aplica a la compuerta XOR.

## Código vhdl:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity xor_gate_tb is
end xor_gate_tb;
architecture behavior of xor_gate_tb is
   signal a, b : std_logic := '0';
   signal y : std_logic;
   component xor_gate is
       Port ( a : in STD_LOGIC;
              b : in STD_LOGIC;
              y : out STD_LOGIC);
   end component;
begin
--unidad bajo prueba
   uut: xor_gate port map (
       a => a,
       b => b,
       y => y
   );
   stim_proc: process
   begin
       wait for 100 ns;
       a <= '0'; b <= '0'; -- test 0 XOR 0
       wait for 100 ns;
       a <= '1'; b <= '0'; -- test 1 XOR 0
       wait for 100 ns;
       a <= '0'; b <= '1'; -- test 0 XOR 1
       wait for 100 ns;
       a <= '1'; b <= '1'; -- test 1 XOR 1
       wait for 100 ns;
       wait;
   end process;
end behavior;
```

### Or8

• Código del Or8Way:

El código define un componente llamado Or8Way que tiene ocho entradas de 1 bit (in0 a in7) y una salida de 1 bit (out). La operación que realiza este componente es una operación OR bit a bit en las ocho entradas. Si al menos una de las entradas es '1', la

salida será '1'. Si todas las entradas son '0', la salida será '0'. Esta operación se realiza en la línea out <= in0 or in1 or in2 or in3 or in4 or in5 or in6 or in7;.

• Código del Test Bench:

El código se utiliza para probar el funcionamiento del Or8Way. Primero, se definen señales que se conectan al Or8Way en la línea uut: entity work. Or8Way port map (in0 => in0, in1 => in1, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, out => out);. Luego, en el proceso stimulus, se cambian los valores de las señales de entrada y se observa cómo cambia la salida. En cada caso de prueba, solo una de las entradas es '1', por lo que la salida debería ser '1'. En el primer caso de prueba, todas las entradas son '0', por lo que la salida debería ser '0'. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.

## Código Vhdl:

```
1 library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
3
4 entity Or8Way is
5    Port ( in0, in1, in2, in3, in4, in5, in6, in7 : in STD_LOGIC;
6          outt : out STD_LOGIC);
7 end Or8Way;
8
9 architecture Behavioral of Or8Way is
10 begin
11 outt <= in0 or in1 or in2 or in3 or in4 or in5 or in6 or in7;
12 end Behavioral;</pre>
```

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity Or8Way_tb is
end Or8Way_tb;
architecture Behavioral of Or8Way_tb is
   signal in0, in1, in2, in3, in4, in5, in6, in7, outt : STD_LOGIC;
   uut: entity work.Or8Way
       port map (in0 => in0, in1 => in1, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, outt => outt);
   begin
       in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0';
       wait for 10 ns;
       in0 <= '1'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0';
       wait for 10 ns;
       in0 <= '0'; in1 <= '1'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0';
       wait for 10 ms;
       -- Test case 4
       in0 <= '0'; in1 <= '0'; in2 <= '1'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0';
       wait for 10 ms;
       -- Test case 5
       in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '1'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0';
       wait for 10 ms;
       in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '1'; in5 <= '0'; in6 <= '0'; in7 <= '0';
       wait for 10 ns;
       in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '1'; in6 <= '0'; in7 <= '0';
       wait for 10 ns;
       in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '1'; in7 <= '0';
       in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '1';
       wait for 10 ns;
  nd Behavioral;
```

### Mux8 16bits

• Código del Mux8Way16:

El código define un componente llamado Mux8Way16 que tiene ocho entradas de 16 bits (in0 a in7) y una salida de 16 bits (outt). La operación que realiza este componente es seleccionar una de las ocho entradas basándose en una señal de selección de 3 bits (sel). Esto se realiza en el bloque with sel select. Dependiendo del

valor de sel, la salida será igual a una de las ocho entradas. Por ejemplo, si sel es "000", la salida será igual a in0. Si sel es "001", la salida será igual a in1, y así sucesivamente. Si sel es cualquier otro valor (en este caso, solo puede ser "111"), la salida será igual a in7.

• Código del banco de pruebas (Test Bench):

El código se utiliza para probar el funcionamiento del Mux8Way16. Primero, se definen señales que se conectan al Mux8Way16 en la línea uut: entity work.Mux8Way16 port map (sel => sel, in0 => in0, in1 => in1, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, outt => outt);. Luego, en el proceso stimulus, se cambian los valores de las señales de entrada y la señal de selección, y se observa cómo cambia la salida. En cada caso de prueba, sel toma un valor diferente, por lo que la salida debería ser igual a la entrada correspondiente. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.

# Código vhdl:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity Mux8Way16 is
    Port ( sel : in STD_LOGIC_VECTOR (2 downto 0);
           in0, in1, in2, in3, in4, in5, in6, in7 : in STD_LOGIC_VECTOR (15 downto 0);
          outt : out STD_LOGIC_VECTOR (15 downto 0));
end Mux8Way16;
architecture Behavioral of Mux8Way16 is
begin
   with sel select
       outt <= in0 when "000",
              in1 when "001",
              in2 when "010",
              in3 when "011",
               in4 when "100",
              in5 when "101",
              in6 when "110",
               in7 when others;
end Behavioral;
```

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL:
entity Mux8Way16_tb is
end Mux8Way16_tb;
architecture Behavioral of Mux8Way16_tb is
   signal sel : STD_LOGIC_VECTOR (2 downto 0);
   signal in0, in1, in2, in3, in4, in5, in6, in7, outt : STD_LOGIC_VECTOR (15 downto 0);
   uut: entity work.Mux8Way16
       port map (sel => sel, in0 => in0, in1 => in1, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, outt => outt);
   stimulus : process
      in0 <= "00000000000000"; in1 <= "1111111111111111"; in2 <= "000000000000000"; in3 <= "1111111111111111";
       in4 <= "000000000000000"; in5 <= "1111111111111111"; in6 <= "000000000000000"; in7 <= "1111111111111111";
       sel <= "000";
       wait for 10 ns;
       sel <= "001";
       wait for 10 ns;
       -- Test case 3
       sel <= "010";
       sel <= "011";
       wait for 10 ns;
       -- Test case 5
       wait for 10 ms;
       sel <= "101":
       wait for 10 ms;
       wait for 10 ns;
       -- Test case 8
       sel <= "111";
end Behavioral;
```

## Mux4 16

- un multiplexor de 16 bits con cuatro entradas. El multiplexor Mux4\_16 tiene cuatro entradas: a0, a1, a2 y a3, y dos señales de selección sel0 y sel1. La señal de selección determina qué entrada se dirige a la salida. Si sel0 y sel1 son ambos '0', la entrada a0 se dirige a la salida. Si sel0 es '0' y sel1 es '1', la entrada a1 se dirige a la salida. Si sel0 es '1' y sel1 es '0', la entrada a2 se dirige a la salida. Finalmente, si ambos son '1', la entrada a3 se dirige a la salida 1.
- testbench para el multiplexor de 16 bits con cuatro entradas Mux4\_16. Un testbench es un módulo en VHDL que se utiliza para probar y verificar el comportamiento de un

diseño 1. En este caso, el testbench Mux4\_16\_tb se encarga de proporcionar los estímulos necesarios para probar el multiplexor Mux4\_16

# Código Vhdl:

```
library IEEE;
      use IEEE.std_logic_1164.all;
3
      entity Mux4_16 is
                      a0, a1, a2, a3 : in std_logic_vector(15 downto 0);
                      sel0, sel1 : in std_logic;
                      y : out std_logic_vector(15 downto 0)
      end entity;
      architecture arch of Mux4_16 is
              signal x1 : std_logic_vector(15 downto 0);
      begin
         x1 \leftarrow a0 when (sel0='0' and sel1='0') else
               a1 when (sel0='0' and sel1='1') else
                              a2 when (sel0='1' and sel1='0') else
                              a3 when (sel0='1' and sel1='1');
              y<=x1;
      end architecture;
```

```
entity Mux4_16_tb is
end entity;
architecture Behavioral of Mux4 16 tb is
    -- Component declaration for the DUT (Design Under Test)
   component Mux4_16 is
       port (
           a0, a1, a2, a3 : in std_logic_vector(15 downto 0);
           sel0, sel1 : in std_logic;
           y : out std_logic_vector(15 downto 0)
    -- Signal declarations for the testbench
   signal a0, a1, a2, a3 : std_logic_vector(15 downto 0);
   signal sel0, sel1 : std_logic;
   signal y : std_logic_vector(15 downto 0);
   -- Instantiate the DUT
   dut: Mux4_16 port map (
       a0 => a0,
       a1 => a1,
       a2 => a2,
       a3 => a3,
       sel0 => sel0,
       sel1 => sel1,
       y => y
   stimulus: process
   begin
   a0 <= "000000000000000000";
   a1 <= "1111111111111111";
   a2 <= "010101010101010101";
   a3 <= "101010101010101010";
   sel0 <= '0';
   sel1 <= '0';
   wait for 10 ns;
   a0 <= "1111000011110000";
   a1 <= "0000111100001111";
   a2 <= "010101010101010101";
   a3 <= "101010101010101010;
   sel0 <= '0';
    sel1 <= '1';
    wait for 10 ns;
    end process;
```

#### Dmux4

### • Código del DMux4:

Este código define un componente llamado DMux4 que tiene una entrada de 1 bit (in0) y cuatro salidas de 1 bit (out0 a out3). El propósito de este componente es dirigir la entrada a una de las cuatro salidas según una señal de selección de 2 bits (sel). Esto

se logra mediante las líneas out0 <= in0 when sel = "00" else '0'; y similares. Dependiendo del valor de sel, la entrada se dirige a una de las salidas correspondientes. Por ejemplo, si sel es "00", out0 será igual a in0 y las demás salidas serán '0'. Si sel es "01", out1 será igual a in0 y las demás salidas serán '0', y así sucesivamente.

## • Código del Test Bench:

Este código se utiliza para probar el funcionamiento del DMux4. En primer lugar, se definen unas señales que se conectan al DMux4 en la línea uut: entity work.DMux4 port map (sel => sel, in0 => in0, out0 => out0, out1 => out1, out2 => out2, out3 => out3);. A continuación, en el proceso stimulus, se cambian los valores de la señal de entrada y la señal de selección, y se observa cómo cambian las salidas. En cada caso de prueba, sel toma un valor diferente, por lo que la salida correspondiente debería ser igual a in0 y las demás deberían ser '0'. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.

### Código vhdl:

#### Dmux8

#### Código del DMux8Way:

Este código define un componente llamado DMux8Way que tiene una entrada de 1 bit (in0) y ocho salidas de 1 bit (out0 a out7). La operación que realiza este componente es canalizar la entrada a una de las ocho salidas basándose en una señal de selección de 3 bits (sel). Esto se realiza en las líneas out0 <= in0 when sel = "000" else '0'; y similares. Dependiendo del valor de sel, la entrada será canalizada a una de las salidas. Por ejemplo, si sel es "000", out0 será igual a in0 y las demás salidas serán '0'. Si sel es "001", out1 será igual a in0 y las demás salidas serán '0', y así sucesivamente. Si sel es "010", out2 será igual a in0 y las demás salidas serán '0', y así sucesivamente hasta sel igual a "111", donde out7 será igual a in0 y las demás salidas serán '0'.

#### Código del Test Bench:

Este código se utiliza para probar el funcionamiento del DMux8Way. Primero, se definen unas señales que se conectan al DMux8Way en la línea uut: entity work.DMux8Way port map (sel => sel, in0 => in0, out0 => out0, out1 => out1, out2 => out2, out3 => out3, out4 => out4, out5 => out5, out6 => out6, out7 => out7). Luego,

en el proceso stimulus, se cambia el valor de la señal de entrada y la señal de selección, y se observa cómo cambian las salidas. En cada caso de prueba, sel toma un valor diferente, por lo que la salida correspondiente debería ser igual a in0 y las demás deberían ser '0'. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.

## Código vhdl:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity DMux8Way is
    Port ( sel : in STD_LOGIC_VECTOR (2 downto 0);
           in0 : in STD_LOGIC;
           out0, out1, out2, out3, out4, out5, out6, out7 : out STD_LOGIC);
end DMux8Way;
architecture Behavioral of DMux8Way is
out0 <= in0 when sel = "000" else '0';
  out1 <= in0 when sel = "001" else '0';
  out2 <= in0 when sel = "010" else '0';
  out3 <= in0 when sel = "011" else '0';
  out4 <= in0 when sel = "100" else '0';
    out5 <= in0 when sel = "101" else '0';
    out6 <= in0 when sel = "110" else '0';
    out7 <= in0 when sel = "111" else '0';
end Behavioral;
```

#### **Testbench:**

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity DMux8Way_tb is
end DMux8Way_tb;
architecture Behavioral of DMux8Way_tb is
   signal sel : STD_LOGIC_VECTOR (2 downto 0);
   signal in0, out0, out1, out2, out3, out4, out5, out6, out7 : STD_LOGIC;
   uut: entity work.DMux8Way
       port map (sel => sel, in0 => in0, out0 => out0, out1 => out1, out2 => out2, out3 => out3, out4 => out4, out5 => out5, out6 => out6, out7 => out7);
       in0 <= '1'; sel <= "000";
       wait for 10 ms;
       -- Test case 3
       sel <= "010";
       wait for 10 ns;
       sel <= "011";
       wait for 10 ns;
       wait for 10 ms;
       -- Test case 6
       sel <= "110";
       wait for 10 ns;
       sel <= "111";
       wait for 10 ms;
    end process;
  d Behavioral;
```

### **PROYECTO 2:**

## **Half Adder**

- En este caso, el medio sumador tiene dos entradas (a y b) y dos salidas (sum y carry\_out). La suma se calcula utilizando la operación XOR (xor) entre a y b, mientras que el acarreo se calcula utilizando la operación AND (and) entre a y b1.
- Se comienza definiendo una entidad llamada halfadder\_tb que no tiene puertos porque es un banco de pruebas.Luego, se define una arquitectura para halfadder tb. Dentro de

esta arquitectura, se declara un componente llamado halfadder que tiene dos entradas (a y b) y dos salidas (sum y carry\_out). Se declaran cuatro señales (a\_tb, b\_tb, sum\_tb, carry\_out\_tb) que se usarán para probar el half-adder. Se instancia el componente halfadder (denotado como uut para "unidad bajo prueba") y se mapean las señales a los puertos correspondientes del half-adder. Finalmente, se define un proceso llamado stimulus que genera diferentes combinaciones de entradas para a y b y espera 10 ns después de cada cambio. Esto simula el comportamiento del half-adder para todas las posibles combinaciones de entradas.

# Código vhdl:

```
library IEEE;
use IEEE.std_logic_1164.all;

entity halfadder is
port (
    a, b : in std_logic;
    sum, carry_out : out std_logic
);
end halfadder;

architecture dataflow of halfadder is
begin
sum <= a xor b;
carry_out <= a and b;
end dataflow;</pre>
```

#### **Testbench:**

```
end halfadder_tb;
architecture testbench of halfadder_tb is
 component halfadder is
   port (
     a, b : in std_logic;
     sum, carry_out : out std_logic
 signal a : std_logic := '0';
 signal b : std_logic := '0';
 signal sum : std_logic;
signal carry_out : std_logic;
 uut: halfadder port map (
   a -> a,
   b -> b,
   sum -> sum,
   carry_out => carry_out
 stim_proc: process
  a <= '8';
   b <= '8';
   wait for 10 ms;
   assert sum = '0' and carry_out = '0'
    report "Error: Unexpected output values"
    severity error;
   a <= '1';
   b <= '8';
   wait for 10 ms;
   assert sum = '1' and carry_out = '0'
     report "Error: Unexpected output values" severity error;
   a <= '0';
   b <= '1';
   wait for 10 ms;
  assert sum = '1' and carry_out = '0'
    report "Error: Unexpected output values" severity error;
   a <= '8';
   b <= '8';
   wait for 10 ns;
   assert sum = '0' and carry_out = '0'
     report "Error: Unexpected output values"
     severity error;
  end process;
end testbench;
```

## **FullAdder**

• Primero, se define una entidad llamada fulladder con tres entradas (a, b y cin) y dos salidas (sum y carry\_out).

Luego, se define una arquitectura para fulladder. Dentro de esta arquitectura, se declara un componente llamado halfadder que tiene dos entradas (a y b) y dos salidas (sum y carry\_out).

Se declaran tres señales (s1, c1, c2) que se usarán para conectar los half-adders. Se instancian dos half-adders. El primer half-adder suma las entradas a y b. El segundo half-adder suma la salida s1 del primer half-adder y la entrada cin. La salida sum del full-adder es la salida sum del segundo half-adder.La salida carry\_out del full-adder es la salida OR de las salidas carry\_out de ambos half-adders.

• El banco de pruebas (test bench) para el full-adder funciona de la siguiente manera: Se define una entidad llamada fulladder\_tb que no tiene puertos porque es un banco de pruebas.

Luego, se define una arquitectura para fulladder\_tb. Dentro de esta arquitectura, se declara un componente llamado fulladder que tiene tres entradas (a, b, cin) y dos salidas (sum, carry out).

Se declaran cinco señales (a\_tb, b\_tb, cin\_tb, sum\_tb, carry\_out\_tb) que se usarán para probar el full-adder.

Se instancia el componente fulladder (denotado como uut para "unidad bajo prueba") y se mapean las señales a los puertos correspondientes del full-adder.

Finalmente, se define un proceso llamado stimulus que genera diferentes combinaciones de entradas para a, b y cin y espera 10 ns después de cada cambio. Esto simula el comportamiento del full-adder para todas las posibles combinaciones de entradas.

## Código vhdl:

```
library ieee;
use ieee.std_logic_1164.all;
entity fulladder is
 port (
   a, b, c : in std_logic;
   sum, carry : out std_logic
  );
end fulladder;
architecture arch of fulladder is
 component halfadder
    port (
     a, b : in std_logic;
     sum, carry_out : out std_logic
    );
  end component;
  signal s1, c1, c2 : std_logic;
begin
  ha1: halfadder port map (a \Rightarrow a, b \Rightarrow b, sum \Rightarrow s1, carry_out\Rightarrow c1);
  ha2: halfadder port map (a => s1, b => c, sum => sum, carry_out => c2);
 carry <= c1 or c2;
end arch;
```

```
a, b, c : in std_logic;
      sum, carry : out std_logic
 end component;
signal a : std_logic := '1';
 signal b : std_logic := '1';
 signal c : std_logic := '0';
 signal sum : std_logic;
 signal carry : std_logic;
 uut: fulladder port map (
   b -> b,
   sum -> sum,
   carry -> carry
 stim_proc: process
   a <= '8';
   b <= '8';
   c <= '8';
   wait for 10 ms;
   assert sum = '0' and carry = '0'
     report "Error: Unexpected output values"
     severity error;
   a <= '1';
   b <= '8';
   c <= '1';
   wait for 10 ms;
   assert sum = '0' and carry = '1'
     report "Error: Unexpected output values"
     severity error;
   a <= '8';
   c <- '1';
   wait for 10 ns;
   assert sum = '0' and carry = '1'
     report "Error: Unexpected output values"
     severity error;
   a <= '0';
   b <= '8';
   c <= '8';
   wait for 10 ns;
   assert sum = '0' and carry = '0'
     report "Error: Unexpected output values" severity error;
end testbench2;
```

## Add16

• En primer lugar, se establece una entidad llamada add16 con dos entradas de 16 bits (a y b) y una salida de 16 bits (out).

- A continuación, se define una arquitectura para add16. Dentro de esta arquitectura, se declara un componente denominado fulladder que cuenta con tres entradas (a, b y cin) y dos salidas (sum y carry\_out). Se declara un vector de señales carry de 17 bits para almacenar los acarreos de cada FullAdder. Se inicializa el primer bit de carry a '0' debido a que no hay acarreo de entrada para el primer bit. Luego, se genera una serie de FullAdders utilizando una estructura de bucle for generate. Cada FullAdder suma un bit de a y b junto con el acarreo del FullAdder anterior. El resultado se almacena en el bit correspondiente de out y el acarreo se almacena en el siguiente bit de carry.
- El banco de pruebas (test bench) para el Add16 funciona de la siguiente manera: En primer lugar, se define una entidad llamada add16\_tb que no tiene puertos debido a que es un banco de pruebas. A continuación, se define una arquitectura para add16\_tb. Dentro de esta arquitectura, se declara un componente denominado add16 que cuenta con dos entradas de 16 bits (a y b) y una salida de 16 bits (out). Se declaran tres vectores de señales (a\_tb, b\_tb, out\_tb) de 16 bits que serán utilizados para probar el Add16. Se instancia el componente add16 (denominado como uut para "unidad bajo prueba") y se mapean las señales a los puertos correspondientes del Add16. Por último, se define un proceso denominado stimulus que genera diferentes combinaciones de entradas para a y b y espera 10 ns después de cada cambio. Esto simula el comportamiento del Add16 para todas las posibles combinaciones de entradas.

### Còdigo vhdl:

```
library IEEE;
use IEEE.std_logic_1164.all;
entity adder_16bit is
   end adder 16bit;
architecture arch of adder_16bit is
         onent fullAdder is
        port ( a, b, c: in std_logic;
               sum, carry : out std_logic);
    signal carry1, carry2, carry3, carry4, carry5, carry6, carry7,carry8, carry9, carry10, carry11, carry12, carry13, carry14, carry15,carry0: std_logic;
begin
    Full0: fullAdder port map(a=>a(0), b=>b(0), c=>'0', sum=>sum1(0), carry=>carry1);
         Full1: fullAdder port map(a=>a(1), b=>b(1), c=>carry1, sum=>sum1(1), carry=>carry2);
         Full2: fullAdder port map(a=>a(2), b=>b(2), c=>carry2, sum=>sum1(2), carry=>carry3);
         Full3: fullAdder port map(a=>a(3), b=>b(3), c=>carry3, sum=>sum1(3), carry=>carry4);
         Full4: fullAdder port map(a=>a(4), b=>b(4), c=>carry4, sum=>sum1(4), carry=>carry5);
         Full5: fullAdder port map(a=>a(5), b=>b(5), c=>carry5, sum=>sum1(5), carry=>carry6);
         Full6: fullAdder port map(a=>a(6), b=>b(6), c=>carry6, sum=>sum1(6), carry=>carry7);
Full7: fullAdder port map(a=>a(7), b=>b(7), c=>carry7, sum=>sum1(7), carry=>carry8);
Full8: fullAdder port map(a=>a(8), b=>b(8), c=>carry8, sum=>sum1(8), carry=>carry9);
         Full9: fullAdder port map(a=>a(9), b=>b(9), c=>carry9, sum=>sum1(9), carry=>carry10);
         Full10: fullAdder port map(a=>a(10), b=>b(10), c=>carry10, sum=>sum1(10), carry=>carry11);
         Full 11: full Adder port map (a \Rightarrow a (11), b \Rightarrow b (11), c \Rightarrow carry 11, sum \Rightarrow sum 1 (11), carry \Rightarrow carry 12); \\
         \label{eq:full12:fullAdder port map(a=>a(12), b=>b(12), c=>carry12, sum=>sum1(12), carry=>carry13);} \\
    Full13: fullAdder port map(a=>a(13), b=>b(13), c=>carry13, sum=>sum1(13), carry=>carry14);
         Full14: fullAdder port map(a=>a(14), b=>b(14), c=>carry14, sum=>sum1(14), carry=>carry15);
                         fullAdder port map(a=>a(15), b=>b(15), c=>carry15, sum=>sum1(15), carry=>carry0);
 nd arch:
```

```
library IEEE;
use IEEE.std_logic_1164.all;
entity adder_16bit_tb is
end adder_16bit_tb;
architecture testbench of adder_16bit_tb is
   component adder_16bit is
       port (
           a, b : in std_logic_vector(15 downto 0);
           sum1 : out std_logic_vector(15 downto 0)
   signal a_t : std_logic_vector(15 downto 0) := (others => '0');
   signal b_t : std_logic_vector(15 downto 0) := (others => '0');
   signal sum1_t : std_logic_vector(15 downto 0);
begin
   dut: adder_16bit port map (
      a => a_t,
       b => b_t,
       sum1 => sum1_t
   );
   stim_proc: process
   begin
      b_t <= "00000000000000000";
       wait for 10 ns;
       assert sum1_t = "000000000000000000"
          report "Error: Unexpected sum value"
           severity error;
                a_t <= "000000000000000000000001";
       b_t <= "00000000000000000";
       wait for 10 ns;
       report "Error: Unexpected sum value"
           severity error;
                a_t <= "0000000000000000000";
       b_t <= "000000000000000001";
```

```
assert sum1_t = "111111111111111"
           report "Error: Unexpected sum value"
           severity error;
       a_t <= "00000000000000000";
       b_t <= "11111111111111111";
       wait for 10 ns;
       assert sum1_t = "111111111111111"
          report "Error: Unexpected sum value"
           severity error;
                b_t <= "00000000000000010";
       wait for 10 ns;
       assert sum1_t = "000000000000000011"
          report "Error: Unexpected sum value"
           severity error;
       a_t <= "000000000000000000;
       b_t <= "00000000000000000";
       wait for 10 ns;
       assert sum1_t = "000000000000000000000"
          report "Error: Unexpected sum value"
end testbench;
```